Wir stellen eine Architektur vor, die als Experimentierfeld zum Programmieren von Systemen mit mehreren Prozessoren gedacht ist. Deren Implementation besteht aus 12 identischen Prozessoren mit lokalen Speichern, die durch ein Netzwerk verbunden sind. Dazu wird ein einziger, programmierbarer Baustein (FPGA) verwendet.